首页
精品课程
集成电路行业
数字IC前端
数字IC后端
高校课程共建
企业培训课程
芯人基础课
芯人VIP
免费公开课
资讯
就业求职
登录
注册
数字前端设计
第79任务: 099_SD_12_SD-Host控制器的RTL-CMD-1
查看课程
任务列表
第1任务: 001-数字IC设计流程01-1
第2任务: 002-数字IC设计流程02
第3任务: 003-Linux操作系统基本操作-01
第4任务: 004-Linux操作系统基本操作-02-1
第5任务: 005-Linux操作系统基本操作-03
第6任务: 006-Linux操作系统基本操作演示
第7任务: 007-gvim文本编辑器基础-01
第8任务: 008-gvim文本编辑器基础-02
第9任务: 009-gvim正则表达式
第10任务: 010-gvim文本编辑器基本操作演示
第11任务: 011-gvim正则表达式基本操作演示
第12任务: 012-数字集成电路基础01
第13任务: 013-数字集成电路基础02
第14任务: 014-数字集成电路基础03
第15任务: 015-数字集成电路基础04
第16任务: 016-verilog RTL 设计-经典组合逻辑电路设计-01
第17任务: 017-verilog RTL 设计-经典组合逻辑电路设计-02
第18任务: 018-数字逻辑仿真技术VCS
第19任务: 019-数字逻辑仿真技术VCS演示-1
第20任务: 020-verilog RTL 设计-经典时序逻辑电路设计
第21任务: 021-verilog RTL 设计-经典时序逻辑电路设计-02
第22任务: 022-verilog RTL 设计-经典时序逻辑电路设计-03
第23任务: 023-verilog 测试平台
第24任务: 024-verilog 测试平台-function and task
第25任务: 025-作业1_2_3讲解
第26任务: 026-Debug工具Verdi介绍
第27任务: 027-Debug工具Verdi演示
第28任务: 028-有限状态机与fifo演示-1
第29任务: 029-逻辑综合工具Design Compiler的使用
第30任务: 030-有限状态机与fifo演示-2
第31任务: 041-MCU项目芯片介绍-1
第32任务: 042-AMBA总线介绍-1
第33任务: 043-AMBA总线介绍-2
第34任务: 044-AMBA总线介绍-3
第35任务: 045-AMBA总线介绍-4
第36任务: 046-AMBA总线介绍-5
第37任务: 047-基于AHB-APB bus Slave设计详解
第38任务: 048-作业6与作业7讲解
第39任务: 049-verilog_for_design
第40任务: 050-verilog_for_verification
第41任务: 051-verilog_for_verification-演示
第42任务: 052-verilog_for_verification-演示-2
第43任务: 053-基于AHB bus Sram控制器设计
第44任务: 054-基于AHB bus Sram控制器设计-2
第45任务: 055-AHB-SRAMC Design
第46任务: 056-Memory BIST
第47任务: 057-Verilog RTL编码风格介绍
第48任务: 058_作业8与作业9-演示
第49任务: 059_AHB-SRAMC Design - 操作演示1
第50任务: 060_AHB-SRAMC Design - 操作演示2
第51任务: 061_AHB-SRAMC Design - 操作演示3
第52任务: 062_AHB-SRAMC Design - 操作演示4
第53任务: 063_AHB-SRAMC Design - 操作演示5与作业9_10
第54任务: 064_作业12演示
第55任务: 065_eflash控制器设计01 - embeded flash model spec
第56任务: 066_eflash控制器设计01 - embeded flash model spec-02
第57任务: 067_eflash控制器设计02 - 软硬件协同设计-01
第58任务: 068_eflash控制器设计02 - 软硬件协同设计-02
第59任务: 069_eflash控制器设计02 - 软硬件协同设计-03
第60任务: 070_eflash控制器设计02 - 软硬件协同设计-04
第61任务: 081_SD_01_协议介绍-02
第62任务: 082_SD_02_协议介绍-状态机-01
第63任务: 083_SD_02_协议介绍-状态机-02
第64任务: 084_SD_02_协议介绍-状态机-03
第65任务: 085_SD_03_协议介绍-命令响应-01
第66任务: 086_SD_03_协议介绍-命令响应-02
第67任务: 087_SD_04_协议介绍-时序
第68任务: 088_SD_05_SD-Host控制器架构设计
第69任务: 089_SD_06_SD-Host控制器微架构设计
第70任务: 090_SD_07_SD-Host控制器的系统集成
第71任务: 091_SD_08_SD-Host控制器的datasheet - registers
第72任务: 092_SD_09_SD-Host控制器的datasheet - programming guide
第73任务: 093_SD_10_SD-Host控制器的RTL-sd_clk
第74任务: 094_SD_10_SD-Host控制器的RTL-sd_clk-1
第75任务: 095_SD_11_SD-Host控制器的RTL-fifo-1
第76任务: 096_SD_11_SD-Host控制器的RTL-fifo-2
第77任务: 097_SD_11_SD-Host控制器的RTL-ahb_if-1
第78任务: 098_SD_11_SD-Host控制器的RTL-ahb_if-2
第79任务: 099_SD_12_SD-Host控制器的RTL-CMD-1
第80任务: 100_SD_12_SD-Host控制器的RTL-CMD-2
第81任务: 101_SD_12_SD-Host控制器的RTL-CMD-3
第82任务: 102_SD_13_SD-Host控制器的RTL-data-1
第83任务: 103_SD_13_SD-Host控制器的RTL-data-2
第84任务: 104_SD_13_SD-Host控制器的RTL-data-3
第85任务: 105_SD_14_SD-Host控制器的RTL-dma
第86任务: 106_SD_15_SD-Host控制器的RTL-simulation-1
第87任务: 106_SD_15_SD-Host控制器的RTL-simulation-1
第88任务: 107_SD_15_SD-Host控制器的RTL-simulation-2
第89任务: 108_SD_15_SD-Host控制器的RTL-simulation-3
第90任务: 109_DC-00-数字逻辑综合技术简介
第91任务: 110_DC-01-设计和工艺数据-01
第92任务: 111_DC-01-设计和工艺数据-02
第93任务: 112_DC-01-设计和工艺数据-03
第94任务: 113_DC-01-设计和工艺数据-04
第95任务: 114_DC-02-设计和工艺库对象
第96任务: 115_DC-03-时序约束-1
第97任务: 116_DC-03-时序约束-2
第98任务: 117_DC-03-时序约束-3
第99任务: 118_DC-04-环境属性-1
第100任务: 119_DC-04-环境属性-2
第101任务: 120_DC-实验1-1
第102任务: 121_DC-实验1-2
第103任务: 122_DC-05-综合优化方法
第104任务: 123_DC-05-综合优化方法-1
第105任务: 124_DC-05-综合优化方法-2
第106任务: 125_DC-05-综合优化方法-3
第107任务: 126_DC-05-综合优化方法-附录
第108任务: 127_作业13
第109任务: 128_DC-06-时序分析
第110任务: 129_DC-07-约束选项
第111任务: 130_DC-08-多时钟和例外
第112任务: 131_DC-09-阻塞分析和优化
第113任务: 132_DC-09-阻塞分析和优化-1
第114任务: 133-作业14
第115任务: 134_DC-10-综合数据输出
第116任务: 135_DC-11-综合技术总结
第117任务: 136_DC-实验3实验4实验7实验8-1
第118任务: 137_DC-实验3实验4实验7实验8-2
第119任务: 138_DC-实验5
第120任务: 139_lower_power-1_Clock_Design
第121任务: 140_lower_power-2_UPF trainning
第122任务: 141I2C项目实践